超宽带高速卷积译码器设计与实现
超宽带系统卷积译码器在芯片实现巾面临高速率、低功耗的挑战,本文在分析比较了多种Viterbi译码算法和结构的基础上,提出了一种适合芯片实现的并行回溯的译码器结构。该结构通过柄牲30%的存储资源以增加并行回溯分支,从而译码器工作时钟降至传统结构的一半。仿真和测试表明,该译码器在没有损失性能的情况下,单个译码模块速率可达到220Mbps,延时只有2.4μs,可支持低延时的突发模式。
超宽带系统 卷积译码器 并行回溯 Viterbi译码 损失性能 突发模式
金英光 裴玉奎 葛宁 王有政
清华大学信息科学技术学院电子工程系 北京 100084
国内会议
第二届安捷伦科技节暨安捷伦科技生命科学与化学分析技术高层论坛、安捷伦测量科技论坛
上海
中文
224-227
2009-04-02(万方平台首次上网日期,不代表论文的发表时间)