基于FPGA的PCM解码实现
本文介绍了采用FPGA可编程逻辑器件作为系统中心,对某数传装置实时下传的PCM码进行解码,对其通过连接上位机读出的数据进行分析,对系统进行功能验证,进一步提高系统的可靠性。分别从总体方案、硬件、软件等方面进行了具体描述。实验证明,本实验的解码实现提高了系统的精度。
FPGA 可编程逻辑器件 PCM码 解码器 数传装置 功能验证 可靠性
顾艳丽 熊继军 焦新泉
中北大学电子测试技术国家重点实验室;太原;山西;030051
国内会议
中国兵工学会第十四届测试技术年会暨中国高等教育学会第二届仪器科学及测控技术年会
吉林延吉
中文
1-4
2008-07-22(万方平台首次上网日期,不代表论文的发表时间)