基于FPGA的多路PCM码接收系统实现

本文提出了一种基于FPGA的PCM码接收系统。该系统以Altera公司的Cyclone系列EP2C8为核心,设计了一个多路PCM接收系统。它包括多路PCM码解码单元、基于FPGA内部RAM资源的多路异步FIFO及USB接口单元等,实现了时钟独立的不同码率的多路PCM码解码及接收。主要模块采用VHDL和LPM核实现,通过合理利用路选通信号对各路PCM信号进行锁存,实现了帧同步信号和各通道的数据的正确分路,实现各路PCM码输出,并通过USB接口上传数据并实时显示,经多次测试表明,该系统稳定可靠,误码率小于10-6。
现场可编程门阵列 FPGA PCM码接收系统 LPM-RAM 帧同步信号 USB接口
李娜 孟令军 李惠琼 张会新
中北大学电子测试技术国家重点实验室;仪器科学与动态测试教育部重点实验室;太原;山西;030051
国内会议
中国兵工学会第十四届测试技术年会暨中国高等教育学会第二届仪器科学及测控技术年会
吉林延吉
中文
1-4
2008-07-22(万方平台首次上网日期,不代表论文的发表时间)