基于类扭环计数器的CMOS分频电路的设计
本文分析了用于高速串行收发系统接收端的时钟分频电路的设计,通过对扭环计数器计数原理的分析,提出了一种基于类扭环计数器的分频电路,该电路可以模式可选的实现奇数分频和偶数分频,并达到相应的占空比.文中给出了电路的CMOS实现,并在SMIC 0.18um CMOS工艺下采用Cadence公司的Spectre进行了仿真,结果显示电路可达到预期要求,最大工作频率可达1.25GHz.
扭环计数器 分频电路 CMOS 互补金属氧化物半导体 电路设计
邓军勇 曾泽沧 蒋林
西安邮电学院 计算机系 陕西 西安 710061
国内会议
大连
中文
688-691
2008-07-22(万方平台首次上网日期,不代表论文的发表时间)