会议专题

DX高性能DSP中Cache失效流水设计

DX是国防科大自主研制的一款高性能DSP.本文以DX芯片为研究对象,研究了降低Cache失效延迟的优化策略,设计实现了一种针对高频高性能DSP的一级数据Cache优化策略——失效流水.与传统的Cache优化策略相比,该策略将连续访问Cache的失效请求进行流水化处理,使多个Cache失效延迟重叠,从而达到了降低平均Cache失效代价的目的.将该策略应用到DX芯片的一级数据Cache控制器的设计与优化中,使访问Cache失效引起的流水线停顿从8拍降低为2拍.

DX芯片 数字信号处理 数据预取 失效流水 Cache控制器

傅祎晖 刘胜 郭阳 李勇

国防科技大学计算机学院 长沙 410073

国内会议

第十二届计算机工程与工艺全国学术年会(NCCET”08)

呼和浩特

中文

221-222

2008-08-01(万方平台首次上网日期,不代表论文的发表时间)