支持多线程的高速寄存器文件设计
本文设计了一款应用于多核多线程处理器中的高速寄存器文件.该寄存器文件在硬件上支持4线程处理,大小为128-entry×72-bit,具有3读2写端口.针对其支持多线程的特点,主要采用了带预判断的动态译码器、偏斜的驱动链、快速的读出控制电路和精细调节的时钟等优化处理技术,有效的提高了该寄存器文件的速度.模拟结果表明,在0.13μm工艺下,最大延时小于250ps,达到了设计目标。
高速寄存器文件 文件设计 多线程 动态译码器
王洪瀚 孙岩 蒋江 李少青
国防科技大学计算机学院 长沙 410073
国内会议
呼和浩特
中文
182-185
2008-08-01(万方平台首次上网日期,不代表论文的发表时间)