基于FPGA的视频图像采集系统的设计与实现
提出并实现了一种基于Altera Cyclone FPGA的嵌入式高速视频图像采集及处理系统控制模块的设计方法。在视频图像采集及处理系统中,FPGA作为主要的控制芯片,负责获取外部视频解码芯片输入的图像数据并将数据进行存储,同时协调图像识别运算芯片DSP将数据输入到DSP中.在设计中采用VerilogHDL作为编程语言并运用了乒乓设计思想以及同步有限状态机的设计方法。经过实际测试,存系统可以稳定运行于高速图像采集环境中并在很多领域中有着广泛的应用。
现场可编程门阵列 有限状态机 图像采集 图像识别
刘泽伟 解梅
电子科技大学电子工程学院 成都 610054
国内会议
河南焦作
中文
382-385
2008-08-06(万方平台首次上网日期,不代表论文的发表时间)