直接序列扩频信号快捕及其FPGA实现
提出一种基于快速傅立叶变换(FFT)的对载波多普勒和伪码相位分别进行并行搜索、且捕获时间与多普勒频偏大小无关的新型快捕电路结构.该结构利用时分复用技术实现FFT单元和IFFT单元的复用;通过软件得到本地伪码的FFT共轭值,并将其结果存储在BPROM中,使硬件规模大幅减少;采用块浮点算法提高动态范围和运算精度.整个快捕电路由一块FPGA XC2V3000-4实现,工作钟频为58.08MHz,码相位预测精度为1/4码片情况下,直接序列扩频信号捕获仅需2.72ms.仿真和测试结果验证了设计的正确性。
直接序列扩频 快速傅立叶变换 码相位预测 预测精度 现场可编程门阵列
董智红 崔嵬
北京理工大学电子工程系 北京 100081
国内会议
河南焦作
中文
74-77
2008-08-06(万方平台首次上网日期,不代表论文的发表时间)