IP流分类器的设计与实现
介绍了IP流分类器的设计和实现方法,采用SOPC的思想,在FPGA上实现了C8051功能、MAC模块、TCAM模块等,通过PHY芯片的RGMII接口与FPGA实现的MAC模块通信捕获IP数据包,使用TCAM模块对IP数据包进行分类.整个设计采用硬件描述语言Verilog HDL 来实现,通过仿真和实验证实该设计舛实现高速IP流分类功能是可行的.
内容可寻址存储器 以太网 现场可编程门阵列 IP流分类器
王勇 周晴伦 林宁
桂林电子科技大学网络中心,广西,桂林,541004;中国电子技术标准化研究所,北京,东城区,100007 桂林电子科技大学网络中心,广西,桂林,541004 中国电子技术标准化研究所,北京,东城区,100007
国内会议
2007年数据挖掘课程研讨会暨2007年新型技术与应用中的安全技术研讨会(WSIETA2007)
成都
中文
1362-1365
2007-08-14(万方平台首次上网日期,不代表论文的发表时间)