一种新型多路延迟产生电路
本文主要介绍一种新型多路延迟产生电路,提出了一种新的延迟产生电路的实现方法。该电路的主要功能是对输入的多路快信号进行延迟和脉宽调节,支持NIM负信号输入和输出。该电路采用复杂可编程逻辑器件CPLD来构建系统的主要电路,简化了电路结构,在系统主时钟频率为100MHz的时候,延迟和脉宽调节的最小步进精度为10ns。该仪器可用于多路时间测量系统中的时间信号延迟和脉宽调节,其输出信号可作为门控信号、触发信号及符合电路的输入/输出信号。与传统延迟产生电路相比,该电路具有元件少且成本低,功耗小,稳定性好等特点。
快信号 可变延迟 脉宽调节 产生电路 可编程逻辑器件 CPLD 多路时间测量系统
马晓莉 刘义才 苏弘 李小刚 董成富
中国科学院近代物理研究所,甘肃兰州730000 中国科学院近代物理研究所,甘肃兰州730000 中国科学院研究生院,北京100039
国内会议
乌鲁木齐
中文
181-186
2008-07-15(万方平台首次上网日期,不代表论文的发表时间)