会议专题

一种时钟恢复算法及其FPGA实现

时钟恢复(CDR)电路被广泛的应用于数据传输的各个方面。本文针对数字基带传输系统,对未知频率的码元信号,提出一种在宽频范围内自适应的时钟恢复算法,能够从频率为2KHz到10MHz的非归零码中恢复出时钟信号。本算法是基于数字逻辑的,特别适合在可编程逻辑器件上实现。最后用Verilog1编程并下载到FPGA,给出了仿真波形和该系统的性能参数。

数据传输 码元信号 时钟恢复 锁相技术

吴铁钟 洪声

成都电子科技大学电子工程学院,四川,绵阳,610054

国内会议

全国信息与电子工程第三届学术交流会暨四川省电子学会曙光分会第十四届学术年会、中物院电子技术第八届青年学术交流会

四川峨眉

中文

421-425

2008-10-14(万方平台首次上网日期,不代表论文的发表时间)