基于FPQA的CAVLC编码器硬件设计优化
H.264视频缡码标准较以往的编码标准有更高的压缩比,更好的信道适应性,因此在视频传输领域得到了越来越广泛的应用。CAVLC编码是H。264标准所采用一项重要技术,它具有抗误码及纠错能力较强的特点,但同时也带来了计算复杂度的提升,传统的编码结构无法保证高质量图像传榆的实时性。本文提出一种基于FPGA的CAVLC编码器的硬件设计思路,对其流水结构进行了有针对性的优化设计。通过综合仿真和验证,表明其较原有传统结构提高了编码效率,保证了视频传输实时性的需求。
图像信号 图像处理 视频压缩 图像编码
刘欣 张晓林
北京航空航天大学电子信息工程学院,北京 100083
国内会议
全国第十二届信号与信息处理、第六届DSP应用技术联合学术会议
烟台
中文
269-272
2008-07-01(万方平台首次上网日期,不代表论文的发表时间)