一种快速DFT算法及其FPGA实现
本文提出了一种基于FPGA的快速DFT算法。利用FPGA内部资源丰富的特点,采用并行处理的方法,有效的提高了信号处理带宽和DFT的计算速度。布局布线后的时序仿真表明设计实现了对输入数据速率为1.2Chz的宽带信号连续。实时的DFT运算。
数据处理 宽带信号 并行计算 芯片设计
张鑫鑫 刘渝
南京航空航天大学信息科学与技术学院,南京 210016
国内会议
全国第十二届信号与信息处理、第六届DSP应用技术联合学术会议
烟台
中文
265-268
2008-07-01(万方平台首次上网日期,不代表论文的发表时间)