基于FPGA的同时多线程CPU设计
本文提出了一种基于FPGA的同时多线程32位流水线CPU设计,实现在单处理器芯片系统上实现硬件多线程操作。本设计中采用时分轮转法作为多线程控制的实现方式,通过两个线程直接在硬件上的切换,可以减少运算核心的闲置时间,减少由数据相关引起的访问内存延时,提高处理器各单元的利用率。本设计通过工程应用证明其可行性,达到预期设计要求。
中央处理器 多线程芯片 芯片设计
宁娟 董金明 焦义文
北京航空航天大学电子信息工程学院,北京,100083
国内会议
全国第十二届信号与信息处理、第六届DSP应用技术联合学术会议
烟台
中文
254-257
2008-07-01(万方平台首次上网日期,不代表论文的发表时间)