EPP模式下的并口与FPGA的高速数据通信
介绍了通过EPP协议实现FPGA和计算机并口之间双向高速数据通信的方法,并描述了EPP的操作模式和通信原理;讨论了硬件设计结构、有限状态机实现及相应的并口程序设计,实现了计算机和FPGA之间的高速数据传输,占用FPGA和计算机的时间非常少,尤其在速度快、数据量大的情况下,具有更大的优势.该方法具有一定的通用性。
现场可编程门阵列 有限状态机实现 并口程序 数据传输 程序设计
谢庭军 刘少君 黄道平
华南理工大学,自动化科学与工程学院,广东,广州,510640
国内会议
北京
中文
440-442,469
2008-07-22(万方平台首次上网日期,不代表论文的发表时间)