时钟抖动分析与低抖动时钟设计
时钟是现代数字信号处理、频率合成等触发、定时的基准,时钟抖动是衡量时钟性能优劣的一项关键技术指标.本文从时域和频域的角度对时钟抖动进行了研究,导出了抖动和相位噪声之间的换算关系,介绍了获得低抖动时钟的常用技术方法,最后给出了一种基于锁相环频率合成法实现极低抖动时钟的设计实例,应用于某系统中,取得了很好的效果.
时钟抖动 相位噪声 频率合成 锁相环 数字信号处理
王兴春 刘亮
中国电子科技集团公司第41研究所 青岛 266555
国内会议
北京
中文
549-552
2008-07-22(万方平台首次上网日期,不代表论文的发表时间)