会议专题

网络处理器设计中的存储问题研究

本文通过存储器需求公式分析指出网络处理器设计中的存储器问题主要是进行FIB(Forwarding InformationBase)查表、队列调度、计数器管理等需要访问外部控制缓冲区的操作带来的延时与网络处理器性能难以匹配的问题,而目前的相关研究及解决方法都存在一定的局限性。因此本文提出一种新的网络处理模型用于解决控制缓冲区访存延时问题,并且指出该模型在简化网络处理器设计复杂性,及未来性能需求的可扩展性方面具有明显的优势.

网络处理器 访问延时 存储瓶颈 访存延时

马思瑶 尹佳斌 孙志刚

国防科技大学计算机学院,湖南 长沙 410073

国内会议

第六届中国通信集成电路技术与应用研讨会

苏州

中文

124-131

2008-09-16(万方平台首次上网日期,不代表论文的发表时间)