一种高性能9/7离散小波变换滤波器的硬件设计
基于提升格式的离散小波变换比传统的基于卷积的运算量少,易于VLSI实现。本文提出了一种基于提升格式,高效、实时实现JPEG2000中9/7双正交离散小波变换虑波器的VLSI结构设计方法。该方法所设计的结构,在保证同样的精度下,大大减少了运算量,整体运算速度高,硬件花费少,存储需求低,硬件利用率达到100%。本文用Verilog HDL对系统进行了硬件描述,并选用Xilinx公司的xcv50ecs144-8器件在ISE4.1环境下实现了综合。
图像编码 小波变换 滤波器 编码器
许辉 陈章侠
德州职业技术学院 山东德州 253034
国内会议
中国电子学会第十五届信息论学术年会暨第一届全国网络编码学术年会
青岛
中文
896-901
2008-07-29(万方平台首次上网日期,不代表论文的发表时间)