某加速度计电模拟器系统的BIT设计与实现
简要介绍了某加速度计电模拟器的组成原理和工作流程,结合系统特点,通过合理选择配测点将BIT(built-in test)技术融合到该系统中,研究开发了该加速度计电模拟器系统的BIT系统软硬件,实现了系统主要模块(加速度计,DSP2812的A/D,串口,CAN口,SPI口,电源等)的在线实时自测试,以及各主要模块的故障重构,通过模拟开关的使用,较好地实现了系统自测试状态和正常工作状态之间的切换,以及对于故障模块的隔离,保证了系统的正常工作。
机内测试 加速度计 电模拟器 自测试状态 故障重构
刘雪 周胜良 张迎春
哈尔滨工业大学航天学院,黑龙江哈尔滨 150001
国内会议
全国第19届计算机技术与应用学术会议(CACIS·2008)
合肥
中文
539-543
2008-07-15(万方平台首次上网日期,不代表论文的发表时间)