基于FPGA的精确时钟同步方法
为实现分布式系统高精度同步数据采集和控制的实时性要求,本文提出了一种基于工业以太网的分布式控制系统时钟硬件同步方法。基于高速数字逻辑硬件方法解析IEEE1588时间同步协议,采用硬件描述语言(VHDL)和现场可编程逻辑门阵列(FPGA)设计时间戳截获、晶振频率补偿、时钟同步算法等模块,为嵌入式实时控制系统构架高精度的硬件时钟同步方案,该方法解决了传统的基于嵌入式软件的时钟同步方案中时间戳不稳定、同步精度低等问题。对基于工业以太网的分布式控制系统进行了动态测试验证,实际测试数据表明系统各节点达到了亚微秒级的时钟同步精度,长期运行结果验证了系统同步精度的稳定性。
工业以太网 分布式系统 时钟同步 实时控制
黄文君 遇彬
浙江大学,工业控制技术国家重点实验室,浙江,杭州,310027 浙江大学,先进控制研究所,浙江,杭州,310027
国内会议
杭州
中文
1697-1700,1742
2007-10-01(万方平台首次上网日期,不代表论文的发表时间)