一种基于FPGA的CPCI时统板设计
时统信号作为一个同步信号在舰炮控制系统中广泛应用,它主要用来为系统内各分机设备提供收发报文时刻和解算数据的时间间隔,本文简要介绍了采用FPGA(现场可编程门阵列)作为主控芯片的CPCI时统信号板的设计原理和实现方法,并对一些关键技术进行介绍。
时统信号 现场可编程门阵列 CPCI总线 时统信号板
王学宝
中国船舶重工集团公司江苏自动化研究所,连云港 222006
国内会议
江西景德镇
中文
33-34,40
2007-09-01(万方平台首次上网日期,不代表论文的发表时间)