一种高性能计算机系统控制器的研究与实现
本文提出了一种高性能计算机的系统控制器,即系统控制器直接集成通信网卡并利用全局地址空间进行高性能通信。本文提出了该系统控制器的优点和面临问题,研究了该系统控制器设计的关键技术,关键技术包括集成网卡设计、两级互联结构和三套复用网络、全局地址空间和同步原语支持、内部通信协议和微体系结构等。基于以上研究利用龙芯2E处理器实现了该系统控制器,测试结果为FPGA实现下的系统控制器频率可达到80MHz,连续传输256字节数据时通信延迟为650ns,带宽达到512MB/s。
系统控制器 高性能计算机 集成网卡 全局地址空间 通信协议
方志斌 孙凝晖 安学军 胡鹏 李晓民
中国科学院计算技术研究所 北京 100080 中国科学院研究生院 北京 100039 中国科学院计算机系统结构重点实验室 北京 100080 中国科学院计算技术研究所 北京 100080 中国科学院计算机系统结构重点实验室 北京 100080
国内会议
深圳
中文
141-149
2007-10-26(万方平台首次上网日期,不代表论文的发表时间)