SDH光接入网用户接口动态相位调整设计
采用Xilinx公司的Vertex-4TM芯片,设计了SDH网络接口处动态相位调整(DPA)模块,实现了包括比特调整、字节调整及实时窗口监视等功能。经过仿真及在实际板卡上的测试,可以实现预定的调整功能。芯片中的逻辑单元占用低于5%,IOB的时钟最大延迟0.653ns,并口输出的四分频时钟最大延迟0.462ns,实际在板卡上测试的传输误码率低于10-10。
SDH光接入网 网络接口 动态相位调整 FPGA 传输误码率
王俊杰 李玮 刘大杰 葛晨晖 韦朴 樊鹤红 孙小菡
东南大学电子科学与工程学院光子学与光通信研究室,南京 210096
国内会议
南京
中文
800-805
2007-11-07(万方平台首次上网日期,不代表论文的发表时间)