10Gb/s时钟恢复与数据判决单片集成电路的设计
介绍了采用JAZZ0.18um CMOS工艺设计的应用于光纤传输系统SDH STM-64级别的时钟恢复及1:4数据分接电路。时钟恢复电路采用电荷泵锁相环结构,包括半速率时钟鉴相器、电荷泵、二阶低通滤波器及压控振荡器,分接部分则由分频器,电平转换器,分接器组成。仿真结果表明,输入10Gb/s的伪随机数据(PRBS),锁定时间为80ns,恢复出的5GHz时钟抖动峰峰值为4ps,2.5Gb/s数据的峰峰值抖动为8ps,逻辑正确。在1.8V电源供电下,功耗为190mw。
时钟数据恢复 压控振荡器 电荷泵锁相环 1:4分接器 单片集成电路 CMOS工艺 光纤传输
李义慧 冯军 王远卓 王志功
南京东南大学射频与光电集成电路研究所,南京 210096
国内会议
南京
中文
630-635
2007-11-07(万方平台首次上网日期,不代表论文的发表时间)