基于FPGA的非标准二次群路的分接处理
提出了一种基于FPGA的非标准二次群路的分接处理设计方案,分析了非标准群路分接过程中的关键技术:数据同步、码速调整和时钟拉匀。在设计中给出了三种不同问题的解决方法:采用置位同步方法很好地解决了数据同步;采用了大数逻辑判决方法解决了码速调整中误判的问题;采用锁相环路、FIFO存储以及二次采样方法解决分接后时钟不均匀的问题。该设计在FPGA得以实现并取得很好的应用效果。
二次群路 分接处理 时分复用 锁相环路
姜毅 齐月静
北京理工大学宇航科学技术学院 北京 100081
国内会议
重庆·云南丽江
中文
244-248
2007-12-07(万方平台首次上网日期,不代表论文的发表时间)