一种雷达高度表信号处理系统的高速采样电路设计
介绍了一种基于软件无线电技术的雷达高度表信号处理系统,描述了系统的结构和工作原理。详细描述了采样率达到250MHz的AD9481组成的高速A/D采样电路,介绍了芯片的主要性能、时钟驱动电路、输入差分变换电路等,最后介绍了采用FPGA实现的AD9481的双通道采样时序和处理流程。
高速采样 雷达信号处理 雷达高度表 电路设计 软件无线电
徐晶 张海 唐高弟
中国工程物理研究院电子工程研究所 四川绵阳 621900
国内会议
合肥
中文
335-337
2007-10-01(万方平台首次上网日期,不代表论文的发表时间)