基于FPGA大面阵数字CCD相机驱动电路的设计
介绍了大面阵CCD相机的工作时钟产生电路的设计,利用大规模集成电路FPGA实现了该工作时钟驱动电路,采用了VHDL语言对工作时钟驱动电路进行了硬件描述,并利用Modelsim软件对所设计的工作时钟驱动电路进行了仿真,最后进行了硬件电路调试,实现了整个CCD相机的控制。采用SONY公司的ICX285AL作为传感器。
数字相机 CCD相机 驱动电路 FPGA
田睿 刘艳滢
中国科学院研究生院,北京 100049 中国科学院长春光学精密机械与物理研究所,吉林长春 130033
国内会议
长沙
中文
574-577
2007-10-01(万方平台首次上网日期,不代表论文的发表时间)