基于SoC技术的通用异步收发器IP核设计
本文介绍了一种具有完整功能且可综合的通用异步收发器(UART)的IP核设计。该IP核在功能上仿照INS8250,具有数据位和波特率可编程的特点,并且具有更好的抗干扰能力,可直接提供给其他SoC系统设计者使用,用以减少SoC系统设计的工作量。设计采用VHDL描述,通过在MAX=PLUS Ⅱ中进行编译与仿真,验证了其正确性。
片上系统 IP核 串行通信 异步收发器 抗干扰能力 硬件描述语言
何琦 范延滨
青岛大学 信息工程学院,山东 青岛 266071
国内会议
乌鲁木齐
中文
278-280
2006-08-01(万方平台首次上网日期,不代表论文的发表时间)