自定制精度浮点FFT处理器的FPGA实现
介绍了自定制精度浮点数据格式,并对由基于该数据格式的浮点加/减法器和浮点乘法器构成的蝶形运算单元、地址发生器、FIX转换单元、FLOAT转换单元进行了设计并最终设计实现了自定制精度浮点FFT处理器。实验结果表明,该FFT处理器与采用传统的单精度浮点算法的FFT处理器相比逻辑单元有了大规模的减少,灵活性更强、运算速度更高适用于精度要求较高实时性较强的场合,具有较强的通用性。
浮点乘法器 快速傅里叶变换 现场可编程门阵列 数据格式 运算单元
李红军 姜娇蕊
中国航天科工集团三院8357所,天津 300141
国内会议
乌鲁木齐
中文
123-127
2006-08-01(万方平台首次上网日期,不代表论文的发表时间)