并行DSP系统的FPGA设计
在一种已经成功推广的高速数字信号处理平台的基础上,着重分析FPGA在系统中担负的管理、接口和通信功能。利用成熟的CPCI总线,FPGA提供了高达90MB/s的主机访问DSP速度。FPGA里还内建一个SDRAM控制器,配合板载的SDRAM,为主机和DSP之间高速大块数据交换建立了通道。此外FPGA还提供了分别适合短距离和长距离通信的LINK口和自定义LVDS收发通道。
FPGA SDRAM控制器 LINK通信接口 LVDS收发通道 数字信号处理
张骋 杨力 蔡惠智
中国科学院 声学研究所,北京 100080
国内会议
黑龙江牡丹江
中文
199-202
2007-08-12(万方平台首次上网日期,不代表论文的发表时间)