6.5一种基于FPGA的QPSK解调误码测试系统
介绍了一种以测试QPSK系统为基础的硬件设计检验方法,对该测试系统的硬件总体规划及FPGA设计与实现进行了详细的论述,阐明了各个部分的工作原理,并对测试流程进行讨论及总结.最后提出了实现解调同步的简易方法及误码率测试的具体实现。
FPGA QPSK系统 解调同步 硬件设计检验 误码测试
朱琳 李署坚
北京航空航天大学电子信息工程学院,北京,100083
国内会议
全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议
南昌
中文
174-177
2007-10-21(万方平台首次上网日期,不代表论文的发表时间)