6.4基于FPGA的高速FFT处理器的实现
随着FPGA的性价比不断提高,及FPGA具有可配置性,FPGA实现FFT处理器具有很多优势。本文描述了一种使用FPGA实现FFT处理器的方法,基于按时间抽取(DIT)基-4算法,采用4组RAM并行为蝶型单元提供数据,使用交换器对数据进行重行排序.实验结果表明本方案保证了运算正确性、运算精度和实现复杂度。本文同时提出了两种改进的设计思路以及方法,单级并行方法及全流水线方法,可以使处理器获得更高处理速度。
FFT处理器 基-4算法 FPGA 按时间抽取 全流水线
戴懿 屈晓声 张有光
北京航空航天大学电子信息工程学院,北京,100083
国内会议
全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议
南昌
中文
170-173
2007-10-21(万方平台首次上网日期,不代表论文的发表时间)