会议专题

5.12 Xilinx芯片中的高速rocket IO设计

介绍了采用Virtex-Ⅱ系列FPCA设计的应用于下一代无线通信系统中的高速I/O.芯片中集成Rocket I/O模块,采用差分输入参考时钟,8B/10B编码,预加重处理等,使得数据能够以600Mb/s-3.125Gb/s的波特率进行高速传输,应用于诸如光纤通道、千兆以太网、PCI-E等多种通信标准中。该设计成功地应用于板间数据高速传输中。

Rocket Xilinx芯片 I/O 差分参考时钟 FPCA设计 无线通信系统

王煜华

北京航空航天大学,电子信息工程学院,北京,100083

国内会议

全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议

南昌

中文

154-156

2007-10-21(万方平台首次上网日期,不代表论文的发表时间)