5.5基于DSP与FPGA的雷达实时高速数字脉压模块的设计与实现
本文利用高性能信号处理器TMS320C6701和FPGA及CPLD设计并实现了一个新颖的专用高速数字脉压模块。本文介绍了该模块硬件构成,描述了脉压处理芯片的对外接口及控制信号,简要给出了TMS320C6701软件工作流程。
脉冲压缩 FPGA DSP 雷达信号处理 脉压处理芯片 对外接口
胡谷谷 徐定良 黄涛
南京电子技术研究所,南京,210013
国内会议
全国第十一届信号与信息处理、第五届DSP应用技术联合学术会议
南昌
中文
126-128
2007-10-21(万方平台首次上网日期,不代表论文的发表时间)