会议专题

NOC功耗分析与建模

随着半导体生产工艺技术的发展,集成电路中传统的基于总线体系结构的SOC设计已经无法满足未来工艺发展的要求,甚至将成为制约系统性能提高的因素.于是NOC(Network On Chip)作为未来纳米级高性能的体系结构被提出来了,用于解决传统SOC设计中的问题。在NOC设计中,系统的功耗成为了衡量系统性能的重要指标之一.如何降低功耗已经成为NOC系统设计中亟待解决的问题。本文在查阅大量有关NOC研究资料的基础上,对NOC的基本理论进行了学习和研究,其中重点研究了NOC中功耗的相关问题,从全局互连链路和路由节点两个方面对NOC的功耗进行分析,建立相应的模型,并在Matlab上对所建立的模型进行了仿真,得到仿真结果,最后对仿真结果进行了分析。

片上网络 互连链路 路由节点 功耗分析

杨中明 李玉柏

电子科技大学通信与信息工程学院,成都,610054

国内会议

四川省电子学会半导体与集成技术专委会2006年度学术年会

成都

中文

262-267

2006-12-01(万方平台首次上网日期,不代表论文的发表时间)