一种运用迟滞的振荡器设计
本文设计的振荡器采用迟滞设置了比较器转换电平,进而产生较为精确的时钟波形.简单的结构设计,使它适合许多电路的应用要求。本设计采用0.5um CMOS工艺,通过HSPICE仿真结果表明,该设计在-40℃~.85℃范围内都具有较高的工作频率和较低的功耗,并且在不同的电源电压下部能输出较为精确的时钟脉冲.
迟滞 振荡器 时钟脉冲 结构设计
王磊 陈文娟
电子科技大学微固学院,成都,610054
国内会议
成都
中文
120-123
2006-12-01(万方平台首次上网日期,不代表论文的发表时间)