基于Verilog的双口RAM的设计
本文从对信息的高速处理的要求出发,介绍了设计双CPU控制系统的方法及要点,给出了双口RAM的结构,并用Verilog语言给出了关键部分的典型实现,在设计过程中采用数字逻辑方法解决了2个CPU对双口RAM同时进行写操作时产生冲突的问题。对程序进行了仿真,仿真结果与预期结果一致,说明该实现双口RAM的方法可行。
CPU控制 数字逻辑 程序仿真
雷中科
电子科技大学微电子与固体电子学院,成都,610054
国内会议
成都
中文
193-196
2007-11-24(万方平台首次上网日期,不代表论文的发表时间)