带状线SIR电容、电感交替耦合滤波器的设计
基于SIR(Stepped-Impedance Resonator )在不减小无载Q值的情况下缩减谐振器长度的能力,在设计带状线电容间隙和并联电感交替耦合带通滤波器时,用SIR结构代替常规的λ0/4UIR,既可以减小体积,又可以将寄生通带向更高端推移,从而增加阻带宽度,同时结构和设计上还可以得到更大的自由度。
带通滤波器 电容间隙 并联电感 交替耦合 寄生通带
王进 王锡良 尚艳伟
电子科技大学,电工学院,成都,610054
国内会议
宁波
中文
1062-1064
2007-10-01(万方平台首次上网日期,不代表论文的发表时间)