会议专题

直接数字频率合成器在FPGA中的设计与实现

本文介绍了利用现场可编程逻辑门阵列(FPGA)实现直接数字频率合成信号发生器(DDS)的原理,重点介绍了DDS技术在FPGA中的实现方法,以及数控振荡器(NCD)的ROM查找表设计和相位累加器的设计;给出了采用FPGA芯片进行直接数字频率合成信号发生器的仿真结果以及系统顶层设计原理图。

现场可编程逻辑门阵列 直接数字频率合成 数控振荡器 相位累加器

杨云飞 葛玉 廖学兵

武汉军械士官学校自行火炮系,湖北,武汉,430075

国内会议

第十二届全国青年通信学术会议

北京

中文

1528-1532

2007-08-10(万方平台首次上网日期,不代表论文的发表时间)