实时图像采集系统的FPGA逻辑设计与实现
本文提出了一种实时图像采集系统的设计方案;详细阐述了图像采集系统中的总线形成、高速缓存和SDRAM控制器三个关键技术,并且给出了详细的FPGA控制逻辑和实现方法.该系统的系统时钟大于60MHz,实现了多分辨率灰度和彩色图像采集,像素时钟大于30MHz,帧频没有限制。
图像采集系统 高速缓存 FPGA 逻辑设计 SDRAM控制器
戚秀真 宋焕生 赵祥模
长安大学,信息工程学院,陕西,西安,710064
国内会议
第五届全国“信号与信息处理”联合学术会议暨陕西省生物医学工程学会二〇〇六年学术年会
陕西西安
中文
5-7
2006-07-01(万方平台首次上网日期,不代表论文的发表时间)