ECT系统中高速通讯模块的硬件接口设计
本文针对现有ECT系统的通讯瓶颈,提出了基于USB2.0技术的高速通讯模块的设计方案.文中简要地说明了Cypress的CY7C68013芯片的功能特点,具体给出了CY7C68013工作于slave FIFO模式下和DSP的硬件接口图,并详细分析了部分接口管脚,最后指出了几点PCB设计要求.
电容层析成像 通讯模块 模块设计 硬件接口图
郑伟军 王保良 黄志尧 李海青
浙江大学控制科学与工程学系,杭州,310027
国内会议
大连
中文
633-634
2006-07-28(万方平台首次上网日期,不代表论文的发表时间)