CPLD控制FPGA被动串行配置的研究与实现
文中提出了用CPLD来控制FPGA PS配置的意义,分析了其原理,给出了具体方案,最后在NOIS Ⅱ开发板上,用VHDL语言设计实现了用EPM7128来控制EP1C20的PS配置,并给出了仿真结果,结果证实了此种方案的可行性和优越性。
现场可编程门阵列 CPLD控制 被动串行配置 复杂可编程逻辑器件
吕书东 徐光辉
解放军理工大学通信工程学院,南京,210007
国内会议
贵阳、沈阳
中文
2402-2404
2006-08-01(万方平台首次上网日期,不代表论文的发表时间)