BESⅢ触发系统时钟同步与束团产生电路的设计与实现
本文从系统角度介绍了束团信号发生器的设计及时钟同步信号提取插件的思路.时钟同步信号提取插件是从束团信号中提取时钟同步信息,为北京谱仪触发系统,离线分析系统,亮度检测系统等提供与束团相位固定的同步信号.束团信号发生器作为时钟同步信号提取插件的测试系统,模拟北京正负电子对撞机加速器pick-up电极感应产生的高频、窄脉冲束团信号以及旋转频率信号.束团信号的缺口可以通过FPGA灵活实现.
BESⅢ 束团信号 窄脉冲 时钟同步 缺口提取 电路设计
龚文煊 过雅南 王科 刘振安
中国科学院,高能物理研究所,北京,100049
国内会议
西安
中文
38-44
2006-10-21(万方平台首次上网日期,不代表论文的发表时间)