基于NIOSⅡ的ARINC429通信板设计
本通信板采用FPGA+调制解调芯片的架构实现了ARINC429通信,而目前ARINC429通信板广泛采用的是DSP+FPGA+调制解调芯片架构.作为一种新的尝试,在一个FPGA芯片内集成了一个NIOSⅡ作为系统的主控制器,一个PCI控制器和上位主机通信,一个FIFO控制器和3个存储模块作数据缓存,一个ARINC429协议收发器实现协议的逻辑要素.实验表明,该架构能够很好的工作,并有效的减小了通信板的面积.
ARINC429通信板 PCI控制器 FPGA芯片 无线通信
周万军 胡钢 郭立新 王之昊
电子科技大学,通信与信息工程学院,四川,成都,610054 西南技术物理研究所,四川,成都,610041
国内会议
成都
中文
195-198
2006-12-01(万方平台首次上网日期,不代表论文的发表时间)