保密通信中RS编解码的FPGA实现
RS码是一种纠错能力很强的多进制BCH码,能够纠正随机错误和突发错误,广泛应用于各种差错编码中.针对不同的码型,保密通信中的首选码型为RS(31,15)码.该文分析了这种编解码方法的基本原理以及编解码算法的运算步骤,并利用Verilog硬件描述语言在FPCA硬件平台上完成了编解码实现,验证了编解码的正确性,并使用流水线技术优化设计.
保密通信 RS编解码 FPGA Verilog语言 流水线设计
李凤麟 钟洪声
电子科技大学,电子工程学院,四川,成都,610054
国内会议
成都
中文
615-619
2006-12-01(万方平台首次上网日期,不代表论文的发表时间)