高性能微处理器中时钟系统的实现

本文分析了三种高性能微处理器时钟系统的实现策略,提出了一种可动态调节时钟偏斜的微处理器时钟系统的实现方法,该时钟系统采用130nm工艺实现,工作频率为1GHz时整个时钟网络的偏斜HSPICE仿真结果达到了33ps。
微处理器 时钟系统 锁相环
唐培松 叶晨 张凌
国家高性能集成电路(上海)设计中心,上海,201204
国内会议
成都
中文
177-180
2006-08-17(万方平台首次上网日期,不代表论文的发表时间)
微处理器 时钟系统 锁相环
唐培松 叶晨 张凌
国家高性能集成电路(上海)设计中心,上海,201204
国内会议
成都
中文
177-180
2006-08-17(万方平台首次上网日期,不代表论文的发表时间)