会议专题

余数系统在VLSI设计中的基本问题研究与进展

随着工艺的发展和需求的增长,VLSI的集成度越来越高,面积、功耗和速度之间的矛盾越来越突出.余数系统利用一个互为质数的余数基将一个大动态范围数字划分为几个小动态范围数字,各分量之间完全独立运算,在加、减乘法运算中系统时延同位宽无关,无进位传播问题,因此在数字信号处理系统中表象出了很好的”面积×功耗×时延”特性.本文结合过去50年来余数系统的研究成果,对余数系统的乘加运算、大小比较和转换电路的基本算法做了总结介绍,并介绍了余数系统的研究难点.可以预见,随着研究的不断深入,余数系统将在未来的基于并行机制的VLSI系统中得到广泛应用.

超大规模集成电路 余数系统 数字信号处理

马上 胡剑浩

电子科技大学通信抗干扰国防重点实验室,四川,成都,610054

国内会议

2006年中国通信集成电路技术与应用研讨会

成都

中文

174-180

2006-12-07(万方平台首次上网日期,不代表论文的发表时间)