会议专题

基于ARM CORE的I2 C MASTER IP设计

本文阐述了APB总线时序,I2C总线工作原理,介绍了APB SLAVE转I2CMASTER的桥结构设计和代码设计,并给出仿真结果,仿真结果证明本IP具有I2CMASTER的通用功能,实现了ARM CORE的桥接I2C系统功能,可用于多MASTER和时钟可调的I2C系统.

APB总线时序 I2C总线 桥结构设计 代码设计 时钟可调 IP设计

刘俊江 林水生 李广军

电子科技大学通信与信息工程学院,四川,成都,610054

国内会议

2006年中国通信集成电路技术与应用研讨会

成都

中文

64-68

2006-12-07(万方平台首次上网日期,不代表论文的发表时间)