CMOS两级运算放大器调零电路性能分析
本文以基本的二级CMOS运算放大器为基础,主要从结构改进方面入手,讨论了如何提高CMOS运算放大器速度性能并且对电路的容差进行了较为详细的分析.近年来随着CMOS工艺的发展,CMOS运放已经能够实现高增益、高速度、低噪声等高性能要求.本文通过HSPICE和Candence工具在BSIM3V3模型M1833C05工艺环境下的电路仿真分析了CMOS两级运算放大器调零电路性能.
CMOS 运算放大器 调零电路 性能分析
姚雷波 骆丽
北京交通大学,电子信息工程学院,电子工程系,北京,100044
国内会议
成都
中文
26-32
2006-12-07(万方平台首次上网日期,不代表论文的发表时间)