2D DWT提升方案的硬件优化设计研究
二维离散小波变换(2DDWT)在图像编码中的作用越来越重要,并被新的视频编码标准MPEG-所引用.在研究小波视频编码的VLSI设计时,采用了2DDWT提升算法,它具有无需乘法器,可原地存储等优点.在深入分析小波硬件实现的基础上,提出了优化的存储器组织结构并且缩短了同步流水线的延迟周期,该结构运算速度高、存储量少、占用芯片面积较小.实验证明,改进后的硬件结构工作正确而有效.
提升算法 VLSI设计 存储器 同步流水线 图像编码
魏本杰 刘明业 周艺华 张晓昆
北京理工大学计算机科学技术系,北京,100081 北京理工大学计算机科学技术系,北京,100081;北京电子科技学院计算机科学系,北京,100070 北京电子科技学院计算机科学系,北京,100070
国内会议
北京
中文
687-691
2005-09-23(万方平台首次上网日期,不代表论文的发表时间)